鉅大LARGE | 點擊量:1632次 | 2020年06月16日
DSP處理器電源方法設計
為復雜的DSp處理器設計良好的電源是非常重要的。良好的電源應有能力應付動態負載切換并可以控制在高速處理器設計中存在的噪聲和串擾。DSp處理器中的不斷變化的瞬態是由高開關頻率和轉進/轉出低功耗模式造成的。依賴于電源設計的帶寬和布局,這些快速變化的瞬態過程可能引起較高的電壓下降。電源也應有能力處理總線競爭和去耦電容放電所引起的大幅度的浪涌電流。假如沒有能力管理較大的電流,輸出電壓可能會降到處理器電壓最大容許范圍之外。
設計人員在選擇DSp電源時首先需選定穩壓器的類型。穩壓器可分為兩大類,即線性穩壓器和開關穩壓器。由于采用了由一個導通元件和一個誤差放大器組成的簡單拓撲結構,線性穩壓器易于使用。線性穩壓器的重要優點是,由于通常環路帶寬較高,輸出噪聲低且瞬態性能較好,重要缺點是在大負載和在輸入和輸出之間壓差較大時效率低。線性穩壓器功耗的計算公式為:
輸入電壓通常為5V或3.3V,輸出電壓則降至1.0V至1.2V。這個電壓差乘以5A或更大的負載電流,可能出現超出線性穩壓器承受能力的功耗。因此,處理器電源通常選用開關穩壓器。開關穩壓器使用電感和電容來存儲和傳輸從輸入到輸出的能量。由于導通元件并非常通并一直向輸出端傳輸功率,這種結構的效率高于線性穩壓器。開關穩壓器可采用脈沖頻率調制(pFM)和脈沖寬度調制(pWM)。pFM型開關穩壓器的優點是輕載效率高,由于DSp頻繁轉進/轉出低功耗模式,這是一項非常重要的特性。這種技術的缺點是,由于在每個周期開始時有大量的電流傳送到輸出端,其噪聲通常高于pWM穩壓器。通過在輸出端額外添加電容可降低這個噪聲。pWM穩壓器工作在一個固定的頻率,通過改變脈沖寬度來保持正確的輸出電壓。一般來說,pWM穩壓器的優點是,當在較高頻率運行時,噪音低且使用的元件較小。不過,它們確實有輕載效率低的缺點,關于在低功耗模式下運行的處理器,這個缺點可能會帶來問題。
在任何DSp處理器的數據手冊中,電源電壓容差都是一項重要的指標。關于給處理器供電的電源,必須滿足的要求是永遠不降到這個指標之外。要滿足這個指標,電源面對著許多必須克服的挑戰,因而,在選擇電源時要仔細考慮各種因素。電源的輸出電壓精度在這個容差中占有很大一部分。例如,一款典型的DSp處理器可能要求1.2V的內核電壓和1.8V的I/O電源電壓,容差均為5%。假如電源的過熱輸出精度為2%,那么,設計師只有3%的裕量來克服其它障礙。幸運的是,電源的輸入電壓是相對穩定的,借助于良好的去耦電容布局,設計人員不必擔心線穩壓指標。但是,設計人員必須關注負載穩壓指標,因為DSp處理器需承受多重負載并需進出低功耗模式。典型的負載穩壓指標可能在0.2%到0.5%之間,是電源總容差的重要組成部分。
最后,負載變化將不但會影響穩壓,而且由于其快速變化的動態特性,將給電源帶來幅度大且速度快的負載暫態。要在這些動態暫態過程中保持輸出電壓,電源做出的反應必須足夠快且強烈。大容量的輸出電容有助于緩解電壓下降,但這個功率大部分將來自電源的環路帶寬和增益。電源的環路帶寬決定了電源對負載變化做出反應的速度有多快,而增益決定了反應的強度。圖1表明,當容差為5%時,負載穩壓和電源精度已經用去了2.2%,只為電源留下33mV來應付處理器可能承受的任何暫態。在為DSp選擇電源時,設計人員要密切關注這些指標和電源的負載暫態行為。
圖1:DSp處理器的電壓容差。
人們常常低估電源良好布局的重要性,但事實上,它可以對滿足總的電源容差要求起到很大用途。正確放置去耦電容可以幫助降低噪聲和串擾,這對開關穩壓器尤為重要。把開關穩壓器的輸入電容放在接近輸入引腳的地方可大幅度減小輸入電源中的偏差。這反過來可減小線暫態的影響并可把輸出偏差減小0.2%到0.5%。考慮到大多數DSp的電壓容差為5%,這是一個不小的量。應把去耦電容和電感放在靠近該器件的地方以減小電流環。
在開關穩壓器中,開關節點是電壓在近似地電壓到輸入電壓之間切換的高頻節點。布局不當可導致開關節點與系統中的其它信號相互干擾。圖2顯示了一個正確的開關穩壓器布局,電流環小并靠近穩壓器。紅色連線是大功率和開關連接,必須在物理上靠近該器件以盡量減小噪聲和串擾。藍色連線是噪聲敏感的連接,布線時應遠離開關節點。在外部元件中,CIN和COUT應放在最靠近該器件的地方。
圖2:開關穩壓器的布局考慮。
Micrel公司的MIC22950供應了一種為DSp處理器內核供電的理想解決方法。大多數DSp制造商認為DSp電源應供應內核最大耗流(計算值)兩倍的電流,MIC22950具有10A的電流輸出能力,可防止發生供流能力不足的情況。圖3給出了MIC22950的框圖。MIC22950的一個重要特性是帶有用于解決浪涌電流問題的斜度控制(RC)功能。電容上電流的計算公式為:
其中C是電容,V是電容兩端的電壓,T是時間。可以通過控制輸入電壓的時間斜度來控制浪涌電流。通過聯合使用RC引腳和上電復位(pOR)引腳,MIC22950可以解決在DSp處理器中的排序問題。DSp數據手冊中包含電源接通和關斷的排序信息。通過聯合使用RC引腳和pOR引腳,設計人員可以實現加窗排序、延時排序和按比例排序。
上一篇:數字電源研究分析