鉅大LARGE | 點擊量:961次 | 2019年11月12日
利用雙處理器延長電池使用壽命
向著更低功耗、更高性能的電池供電型系統發展的趨勢毋庸置疑。對于電池電源而言,消費者希望便攜式電子產品能夠以“更低電量執行更多功能”,同時,眾多工業產品也開始轉而采用電池供電。數字信號處理器(DSp)常用于要求高性能的應用領域,從而導致時鐘運行速度不斷提升。任何需要高速運行并集成成百上千萬晶體管的處理器都需要盡可能地降低功耗。過去10年來,架構創新與低功耗策略推動DSp處理能力不斷加強,MIpS性能不斷提升,同時,其他性能參數也在迅速得到改進。在這種情況下,由于具備這些更高性能的DSp,諸如手機與超便攜式音頻播放器等基于DSp的系統的電池使用壽命總體上有了穩定而顯著的提升。頭戴式耳機與其他便攜式消費類音頻設備是要求最佳電源效率的重要范例。此外,工業與醫療產品也在不斷向支持高級功能的高集成度便攜式設備方向發展。這些設備的電源要求在很大程度上與超便攜式消費類電子產品相似。在DSp技術取得快速發展的同時,微控制器(MCU)系統面臨著不斷降低功耗的壓力。相對于DSp,MCU在降低功耗方面擁有自己獨特的優勢,例如,其晶體管數量較少,時鐘速度較低,而且通常工作電壓也較低。不同于用微安計算的DSp,電源優化的現代MCU的待機電流可以納安計。盡管DSp的性能大大超過MCU,而且在電源方面也得到了顯著優化,但芯片設計人員在省電方面可做的畢竟有限。常規性認識在延長電池使用壽命方面,系統設計工程師的常識是“一顆芯片肯定比兩顆芯片好”。他們的想法簡單而直接,認為芯片間的通信肯定比片上通信的功耗大,兩顆芯片的晶體管數量明顯大于集成了對等功能的單顆芯片。不過,常識未必總是正確的。隨著DSp開始集成如加速器、專用通信模塊與網絡外設等片上功能,其功能對于系統設計人員來說也正變得越發強大和實用。但是,如果芯片僅僅為了執行簡單的常規處理或監管程序就保持開啟的話,就會產生大量無謂的功耗。決定電池使用壽命的是系統的平均流耗,而非既定時間的瞬時流耗。因此,要延長電池使用壽命,就必須降低平均流耗。器件處于運行狀態時,典型的高端處理器支持時鐘縮放及其他降低功耗的特性,但如果處于非工作狀態,器件就很難擁有出色的節電性能了。眾多高性能處理器在停止模式下的耗電量達到50~100μA以上。盡管乍看起來這種電流消耗還是可以接受的,但要知道,這是處理器停機時的持續耗電,而且不通過外部重啟的話就不能執行任何任務。對這種處理器及其他較高端處理器來說,保持低功耗狀態,同時又能激勵或執行系統或進行監管任務,這時功耗為數十毫安。這就是說,如果系統依賴高端處理器來執行監管任務,電池的使用壽命不過幾天而已。但是,如果通過其他器件來實施系統和監管功能,而這種器件又可管理主處理器的電源,那么系統的平均電流消耗就可顯著降低。就某些應用而言,用MCU取代DSp執行系統監管任務是一種非常明智的設計決策。明確雙處理器系統架構是否是正確的選擇取決于眾多因素。應用本身是最重要的因素,因為大多數設計方案還要考慮到空間與成本的局限性。舉例來說,供電監控、復位監管以及電源排序等都是系統需要的最基本的監管功能。當前眾多SoC都具備多條電源軌,上電時必須進行適當排序才能正常運行。固定功能器件可執行所有上述功能,但卻不能滿足系統的其他要求,也不能在不需要時關閉主處理器。以小型的低功耗微控制器取代固定功能器件可增加管理主處理器電源的功能,同時還能實施排序、監控以及監管等功能。低引腳數的低功耗微控制器正好能實現這種功能。舉例來說,德州儀器(TI)推出的MSp430F20x1與MSp430F20x2兩款器件均屬14引腳的微控制器,并分別帶有一個比較器和10位ADC。它們的待機流耗不足1μA,而且運行時的電流也不過幾百微安。
圖1小型微控制器管理主處理器的電源排序,并實施電源管理
圖1顯示了一個小型微控制器控制主處理器的電源排序、實施電源管理的實例。微控制器上的軟件例程可根據正確順序啟動主處理器調節器,并通過內部ADC來確認電源軌達到適當電壓的時間。不需要主處理器時,可通過調節器的關斷特性來關閉主處理器,從而節約主處理器70μA到幾毫安的電耗。更好地了解DSp與MCU各自對優化電源的作用是制定何時將二者在設計方案中結合使用的關鍵因素。設計人員通過將兩個超低功耗處理器用于完成主處理器周期與監控功能,讓它們分別實現最大化的電源效率,同時又能獲得獨特的性能、集成與成本優勢,這樣就能使雙低功耗處理器系統的電池使用壽命超過單個處理器系統。DSp的電源DSp芯片設計人員采用了眾多低功耗技術方案,如降低工作電壓、將芯片分為多個時鐘域等大多數方案都是在后臺執行的。系統設計人員不必過多控制這些特性就能獲得相關優勢。不過,在DSp選擇過程中,系統設計人員要對應用的執行方式發揮充分的作用。在選擇最佳DSp時,應考慮以下四個重要特性。●采用大容量片上存儲器:在應用一般功耗基礎上,每次執行片外存儲器調用時都要消耗額外的電源。如果使用外部RAM,就必須為其持續供電,這是一個連續的耗電過程。●選擇能高度控制外設的DSp,因為這直接有利于進一步降低功耗:數種DSp能在外設處于非工作狀態時自動將片上外設關斷,或允許系統設計人員手動管理外設狀態。不過這種特性在粒度性上有一定局限。●選擇可提供多種待機狀態的DSp:選項越多,從長遠來看節電性能就越好。●選擇可提供開發軟件的DSp,以專用于優化電源并最小化功耗:所選工具應能輕松縮放芯片的電壓與頻率,管理電源狀態,測量并分析功耗,從而評估各種可選的設計方案。MCU的電源優化MCU以實現低功耗工作的最佳起點是采用超低功耗工藝來制造MCU,從而可將晶體管的漏電流銳減至極低的水平。高性能工藝技術會造成DSp的功耗加大,與此相對應,專為降低功耗而優化的半導體工藝則可能限制MCU的峰值處理性能。時鐘速度是最顯而易見的局限性。例如,TI的MSp430F20xx是低引腳數的MCU系列產品,如圖2所示,能夠利用其獨特的超低功耗振蕩器(VLO)技術來實現低至500nA的待機模式電流、最高速度為16MHz的優異特性。VLO技術使MSp430F20xx能在超低功耗待機模式下完全自動控制時鐘速度,同時無須外接組件就能實現自動喚醒功能,從而使煙霧檢測器或家庭溫控裝置等系統能夠在不更換電池的情況就能持續工作10年之久。
圖2MSp430F20xxMCU結構圖
在其實現500nA待機功耗時,還能確保支持所有器件的故障保護安全特性,例如,既能實現超低功耗又能實現可靠性極高的系統的零功耗掉電復位(BOR)功能。在VLO推出之前,設計人員不得不采用外部晶振或振蕩器電路來實現超低待機功耗。VLO無須使用外部組件就能減少系統組件數,降低成本,縮小板級空間,而這些都是便攜式應用的關鍵需求。與此形成對比的是,以TMS320C5506DSp為例,其待機功耗為10μA,是上述技術待機功耗的20倍之多。